共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
3.
4.
本文论述的S波段频率综合器,频率范围是2.61 ̄3.96GHz,频率步进为2.5MHz,相位噪声指标〈-(88 ̄93)dBc/Hz,长期频率稳定度为1×10^-9/日,杂散抑制优于55dB,谐波抑制优于50dB,输出功率大于14dBm。 相似文献
5.
6.
介绍了一种Ku频段低相噪捷变频频率综合器设计方法。对接收本振源和发射激励源采用一体化设计,由于采用DDS PLL的方式,使此频率综合器在Ku频段上相噪优于-90dBc/Hz@1kHz,跳频时间小于10μs,激励源在Ku频段输出线性调频信号。 相似文献
7.
本文介绍一种小体积低相噪的S波段锁相频率综合器。文中着重对环路进行了具体分析和设计,并给出了实验结果。 相似文献
8.
针对传统DDS内插PLL频率合成方法的某些不足,提出了一种新的基于正交调制技术的频率合成方法,该方法容易实现频率源的宽带小步进输出,且电路形式简单。最后给出了一个该方法的应用实例设计,为宽带小步进频率源的设计提供了较好的思路。 相似文献
9.
10.
11.
介绍了频率步进雷达信号实现距离高分辨的工作原理。针对采用步进频信号的某W频
段末制导雷达在系统调试过程中,由于频率源本振和激励源不同频点的相位差不同造成距离
像畸变的情况,分析了信号相位变化对高分辨距离像的影响,根据步进频信号距离高分辨的
原理,提出一种对各频点间相位差进行相位补偿的方法。计算机仿真结果表明
其可行性,并在试验中对该方法进行了验证。通过该方法可以不用对步进频信号各频点的相
参性过高要求,即可得到高分辨距离像,达到理想的距离分辨率,有效降低了W频段频率源
设计和调试的难度。 相似文献
12.
13.
14.
15.
16.
17.
18.
为适应多频道通信的需要,在采用的频率综合技术中,锁相多环式频率综合可同时满足信号频谱纯、频道多且间隔小、换频速度快等要求。本文利用典型的带电流源鉴频鉴相器的锁相环,推导了其环路数学模型,并对其稳定性进行了讨论。最后,结合大规模集成销相环,给出一个三环式多频道频率综合器的原理框图及主要性能指标,并讨论了低噪声压控振荡器等具体电路的设计。 相似文献
19.
对Chirp子脉冲频率步进雷达中的多目标折叠现象进行了深入分析,并提出了通过参数设计和舍弃法相结合的解决办法。理论论证和计算机仿真表明:该方法能解决Chirp子脉冲频率步进雷达中的多目标折叠问题。 相似文献
20.
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。 相似文献