首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 367 毫秒
1.
朱震  黄春辉  王蕊 《中国电子商务》2013,(13):107-107,224
本文介绍了高性能直接数字频率合成器(DDS)芯片AD9910的特性、内部结构,以及采用AD9910构成了低相噪低杂散的频率合成器,实现了频率、幅度和相位的控制。该频率合成器频率范围66~96MHz,步进1Hz,且在751dHz输出时,相位噪声低于-115dBc/Hz@1kHz。  相似文献   

2.
介绍了AD9858在超短波无线电通信领域中的一种应用.基于AD9858设计一种频率合成器,该频率合成器采用"DDS 倍频"的方案,具有相噪低、跳速快等优点,可用于超短波无线电通信系统.  相似文献   

3.
本文结合具体实例对锁相环频率合成器的相位噪声和杂散进行了较为详细的分析与设计,计算并确定了各个部分的参数,并最终对关心的指标进行了实际测试,测试结果表明研制的频率综合器性能优良,具备了低杂散、低相噪的特点.  相似文献   

4.
介绍一种C频段频率合成器的设计与实现。通过采用多锁相环路合成方式,实现了小步进、低杂散、低相噪频率输出,并且分析了与其它频率合成器设计方法的不同,指出各自的优缺点。给出了实现的技术指标。  相似文献   

5.
设计了一种L频段频率合成器,该频率合成器采用大规模锁相集成芯片PE3236构成锁相环电路,外加电压预置电路对VCO控制电压进行快速预置,大大缩短了频率捷变时间,并运用相噪最优理论设计环路参数,实现了低杂散、低相噪、快速频率捷变的性能要求.另外,电路设计可靠性高,具有较大的实用性.  相似文献   

6.
对直接频率合成的主要技术指标进行了详细分析,给出了一种直接频率合成模块化的设计方法。采用程控分频器、频谱搬移、声表滤波组件来产生P频标,用于L、S、C、X等多种频段雷达的频率合成器。该电路简捷,具有相噪低、杂散小、捷变频等特点。实验结果表明,在C频段,偏离载波1 kHz时,其相位噪声优于-120 dBc/Hz,杂散抑制优于65 dBc,变频时间小于1μs。该合成器在阵列多波束雷达、机载相控阵雷达中得到了广泛应用。  相似文献   

7.
为了满足航天测控信道的要求,提出了一种高性能L频段频率合成器设计的改进方案,采用PLL+DDS+PLL结构实现了小步进、低杂散、低相噪的信号输出。分析了方案的可行性,设计了样品,并进行了测试,结果显示其相位噪声优于-100 dBc/Hz@10 kHz,杂散优于-75 dBc,但附加的杂散信号导致了系统同频干扰。通过分析找出引起同频干扰的机理,并提出了相应的改进措施。所提方案对测控通信、电子对抗等领域中频率合成器的研发具有一定的参考价值。  相似文献   

8.
对取样锁相频率合成器的工作原理、技术特点等进行了描述,着重分析了其低相噪、低杂散特性,讨论了环路滤波器与环路扩捕的设计对环路稳定性的贡献,最后给出了X频段取样锁相频率合成器的电技指标.  相似文献   

9.
针对高灵敏度接收机对频率合成器的高技术指标要求,构建了一种融合了直接模拟、直接数字以及间接数字的频率合成技术方案,根据该方案,成功实现了频率合成器的工程研制。通过测试,频率合成器相位噪声达-112 dBc/Hz@5 kHz,杂散抑制优于-75 dBc,频率分辨率小于1 kHz,10 MHz跳频时间约为13 μs,满足了高灵敏度接收机对频率合成器的高技术指标要求,为高纯度频率合成器的实现提供了一条新途径。  相似文献   

10.
详细讨论了含混频器的频率合成器中混频器杂散对频率合成器输出频谱的影响,并导出了频率合成器输出频谱中由混频器杂散引起的杂散分量S1(Ω1)的计算公式,从而为含混频器的频率合成器抑制混频器引起的频谱杂散分量提供了理论依据和技术途径。  相似文献   

11.
本文介绍了一种高性能DDS芯片-AD9852应用的研究结果。该合成器的DDS芯片选用AD公司最新推出的AD9852,其宽带杂散优于60dBc,频率捷变时间小于200ns。本文在讨论AD9852级成与功能的基础上,对其在频率混合、波形合成和跳频通信系统中的应用进行了研究。  相似文献   

12.
DDS是一种数字波形合成技术,具有频率转换速度快、频率分辨率高、相位噪声低等优良性能,因此利用DDS作为可变参考源是比较理想的。本文采用DDS作为参考源驱动PLL频率合成器,实现了一个用于S波段遥测接收机的DDS/PLL频率合成器,同时对DDS/PLL频率合成器的输出特性进行了理论分析,并给出了实验结果。  相似文献   

13.
针对深空测控系统高精度测量对于信道附加相噪的要求,采用直接数字频率合成(DDS)正交调制方法设计频率综合器。通过巧妙的试验和外推方法,择优选取电压型鉴相器,在锁相环相噪模型的基础上,全面分析各部分相噪的贡献,综合设计环路带宽,有效控制附加相噪,实现低相噪频综器最理想的目标,即环路带内的相噪完全由参考决定,带外的相噪由压控振荡器(VCO)决定,并采用两源互比的方法完成1 Hz极低相位噪声的测试,测试结果为-73 dBc/Hz,与设计结果完全一致。该方法对于测控站极低相噪的设计具有一定参考价值。  相似文献   

14.
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。  相似文献   

15.
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位噪声低、转换时间快等优良性能。对丰富的杂散进行抑制后,DDS信号在实际应用中可达到理想的效果。  相似文献   

16.
本文主要介绍利用谐波混频技术设计的X波段频率合成器。该频率合成器具有跳频速度快、输出频带宽、相噪低、体积小、重量轻等特点 ,同时没有倍频环节 ,降低了系统的设计难度 ,便于实现。  相似文献   

17.
直接数字合成 (DDS)是一种重要的频率合成技术 ,具有分辨率高、频率变换快等优点 ,在雷达及通信等领域有着广泛的应用前景。文中介绍了一种高性能DDS芯片AD985 0的基本原理和工作特点 ,阐述了如何利用此芯片设计一种频率在 0~ 5 0kHz内变化、相位正交的信号源 ,给出了AD985 0芯片和MCS5 1单片机的硬件接口和软件流程  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号