排序方式: 共有7条查询结果,搜索用时 15 毫秒
1
1.
本设计主要是为LCD量产环节中提供一个低成本,轻巧灵活,可靠性好,通用性强,人机接口友善的且便于大量生产应用的电子系统。在本系统设计中,将主要运用Altera系列开发平台和核心FPGA,并且使用Verilog为编程语言。本系统的设计核心为FPGA硬件编程,通过工程师简单的硬件编程下载,由FPGA为下游生产央具以及LCD产品产生输出符合规格要求的信号波形,从而点亮LCD产品并且显示供操作员检测所需的图形,从而达到诊断与调试的目的。 相似文献
2.
针对现实生活中各种测试系统的需求,开发设计了能够分析多种系统特性的按时间抽取基2FFT处理器,在传统的FFT算法以及硬件单元分析的基础上,提出了一种新型蝶形运算方法,通过减少乘法运算以及采用查表法,加快系统运算速度。设计中采用8位有符号数完成256点数据处理,提出新的数据处理方式,避免了浮点运算为数据处理造成的困难,采用自顶向下的设计方法,用Verilog HDL编程实现各模块功能,并详细介绍了数据从外部读取后,经由存储到数据处理再到输出的完整过程,最后在FPGA上实现设计功能。 相似文献
3.
4.
结合广泛使用的TLC549串行A/D转换器,采用FPGA器件EP1C6Q240C8,对A/D转换芯片TLC549进行采样控制。整个设计在Quartus Ⅱ平台下进行软件编程和下载。采用VerilogHDL语言描述,实现正确的TLC549转换的工作时序控制过程。该设计可用于信号采集和实时监控方面,仿真结果和实际运行显示该模块工作性能稳定、可靠性高,使用方便。 相似文献
5.
本文介绍了8B/10B编码技术,提出了一种简单、实用的8B/10B编码器的实现方法,并且采用Verilog语言设计了一种通用的软核。通过在FPGA器件上进行测试,电路稳定、可靠,可直接嵌入到需要8B/10B编码功能的收发器电路中。 相似文献
6.
在基于FPGA的中频电源的数字逻辑电路的设计中,常会遇到不同频率的信号,而系统自身的震荡源往往不能满足设计者的要求.本文给出了一种能实现任意占空比任意整数的分频方法,并以5000分频为例,介绍了在QUARTUSⅡ9.0软件下,用Verilog HDL硬件描述语言设计FPGA的分频器.程序通过QUARTUSⅡ9.0仿真和测试,实验结果满足设计要求。 相似文献
7.
计数器是大规模集成电路中运用最广泛的结构之一。在模拟及数字集成电路设计当中,灵活地选择与使用计数器可以实现很多复杂的功能,可以大量减少电路设计的复杂度和工作量。本设计运用Verilog HDL语言设计出了一种同步的可逆计数器,该计数器可以控制信号分别实现加法计数和减法计数。基于smic0.18um标准单元半定制设计流程对其进行设计和实现:使用Verilog硬件描语言,本设计用Cadence公司的NC-Verilog对源程序进行仿真进行时序和功能仿真、Synopsys DC完成逻辑综合、SE实现自动布局布线。实验结果证明设计符合功能要求。可以实现预定的功能。 相似文献
1