首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   12篇
  免费   1篇
工业经济   1篇
计划管理   6篇
经济学   1篇
贸易经济   5篇
  2021年   1篇
  2020年   1篇
  2018年   1篇
  2017年   1篇
  2016年   1篇
  2013年   1篇
  2012年   2篇
  2011年   2篇
  2010年   1篇
  2009年   1篇
  1999年   1篇
排序方式: 共有13条查询结果,搜索用时 15 毫秒
1.
随着外出活动交流的日益增多,人们对防丢的需求越来越大。低功耗蓝牙(BLE)的信号强度指示(RSSI)方法以其低功耗、低成本等优点,成为引人注目的备选方案。然而,蓝牙RSSI信号也存在不确定性、易受干扰等特点,为实际应用带来了挑战。鉴于此,提出了一种结合RSSI假设检验的防丢算法。首先,通过采集并分析大量RSSI序列样本发现,几乎所有的RSSI样本均符合正态分布;随后对动态采集的RSSI序列进行假设检验判别;紧接着,结合与之相应的状态机来动态判定蓝牙主机与从机的相对位置关系,并根据对应的位置关系确定是否安全。实验及评估结果表明,该算法能取得良好的防丢效果。  相似文献   
2.
本文简要介绍了ARINC429总线和HI-3582总线控制器的特点,结合工程实际,给出了基于FPGA的ARINC429总线控制器HI-3582接口设计思路和方法.  相似文献   
3.
状态机是控制流的产生器。利用三种编码(二进制码,独热码,格雷码)构造4状态的摩尔状态机,基于计数探头侦测寄存器级的跳变率,以此估算动态功耗,结果是编码的低功耗排序依次是格雷码、二进制码和独热码,同样重要的结果,也来自于分析UART发送模块中的4状态摩尔状态机的功耗。  相似文献   
4.
文章提出了一种完全以状态驱动为控制处理的设计思想出发点,按照系统的逻辑和机能建立有限状态机,并根据各状态机在系统中的不同地位将嵌入式软件进行逻辑分层的软件模型设计方法。通过对各逻辑层次的状态机数学模型的变更和优化实现各种不同的控制处理过程。此研究致力于解决在嵌入式实时软件设计中复杂的环境交互与状态迁移而导致的设计困难,为嵌入式软件设计提供一个新思路。  相似文献   
5.
为了提高ABS制动模型的准确性,提出液压数值模拟的方法,并结合Simulink软件环境,建立车辆单车轮ABS动力学模型。采用PID控制和有限状态机相结合的控制方法,实现对ABS液压系统的制动控制。应用AMESim与Simulink对系统进行联合仿真,分析不同动力黏度的液压油对ABS的影响。结果表明,所采用的控制策略能使车轮滑移率稳定在最佳滑移率0.2附近,实现了对ABS的有效控制;随着液压油动力黏度由0.725 Pa·s增加到1.425 Pa·s,制动距离由24.28 m增加到25.51 m,说明油液黏度增加会使制动距离加长。因此,所建立的车辆单车轮ABS动力学模型比线性化制动模型更能体现参数的特性变化,研究方法可应用于ABS液压系统设计中的参数选择与匹配。  相似文献   
6.
王可香 《价值工程》2021,40(28):81-83
TCP是一种面向连接的、可靠的、基于字节流的传输层通信协议.它在网络传输中起到非常重要的作用.本文详细分析了客户/服务器在TCP连接建立、数据传输过程与连接释放时,正、异常情况下的有限状态机的变化情况.文中对11种状态进行了介绍,着重分析了异常状况下处理情况,分析了连接时的3次握手与连接释放时的4次握手的必要性.在此基础上给出了TCP协议的优缺点,列出了TCP面临的多个问题.对于SYN FLOOD、LAND攻击和CC攻击等问题,分析了它们的攻击原理,给出了应对措施.  相似文献   
7.
上位机软件编写在嵌入式系统开发中是很重要的一环,一直得到嵌入式工程师的广泛关注。文中介绍了采用最新Qt5库的串口模块解码MODBUS数据包的实现方案,详细阐述了Qt5的串口编程接口,和用有限状态机进行数据解码的实现方法,实践证明该方法编程简单、工作稳定可靠。  相似文献   
8.
本系统是以Alters 公司的FPGA,ACEX1K系列 EPlK30TC144-3为核心控制器,利用FPGA芯片完成了十字路口交通灯控制器的设计.该系统主要由两个部分组成:硬件部分和控制部分.控制部分核心是用VHDL语言实现了基于状态机的交通灯控制器,还包括分频模块和显示控制模块.该系统可以实现十字路口双向小于99秒的倒计时及双向红绿灯的控制,显示输出使用数码管和LED灯实现.  相似文献   
9.
分析了所设计的通信系统发射波形的帧格式,结合有限状态机(Finite State Machine,FS M)的设计思想,在FPGA上实现了通信系统的发送模块,将同步头数据、标志位数据 、相位校正数据、正文数据各部分数据按先后顺序有序发送,实现了模块间的无缝链接,使 系统的数据发送稳定可靠。  相似文献   
10.
《价值工程》2013,(15):195-196
探讨将ASIP中CU单元的传统状态机用PetriNets模型进行描述设计的一种方法,为分析验证PetriNets模型状态机描述的正确性,构建一个用verilog语言实现的基于MIPS指令集架构的模型CPU控制器环境,该控制器CU单元采用PetriNets状态机模型设计,进行线路逻辑综合,系统成功的FPGA开发板上运行,对这项研究的可行性进行验证,为以后进一步研究提出一个可行的指导思想。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号