排序方式: 共有9条查询结果,搜索用时 31 毫秒
1
1.
Viterbi算法是卷积码最常用的译码算法,在卷积码约束长度较大,译码时延要求较高的场合,如何实现低硬件复杂度的Viterbi译码器成为新的课题。本文提出新颖的Viterbi路径权重算法、双蝶形译码单元结构、高效的状态度量存储器等技术,使Viterbi算法充分和FPGA灵活原片内存储和逻辑单元配置方法相结合,发挥出最佳效率。用本算法在32MHz时钟下实现的256状态的Viterbi译码器译码速率可达400Kbps以上,且仅占用很小的硬件资源,可以方便地和Furbo译码单元等集成在单片FPGA,形成单片信道译码单元。 相似文献
2.
3.
4.
本文以传统单正交码扩频技术为基础,提出了一种双多进制正交码扩频 4DPSK的复合调制方式,以进一步提高频谱利用率。首先给出了复合调制方案以及采用最大后验概率(MAP)准则的最佳非相干接收方法,其次提出了适合Turbo乘积码(TPC)SISO(软输入软输出)译码的软判决信息提取算法,最后测试了系统在高斯白噪声信道下的误比特性能。仿真表明该系统可以获得比传统正交扩频系统更高的抗噪声干扰能力,引入TPC编码技术后性能有较大改善。 相似文献
5.
6.
7.
8.
首先给出了一种基于扇区化(Sectorizing)技术的OFDM蜂窝模型。该蜂窝模型利用定向天线的方向性特点,通过在小区内合理地分配频谱资源,减轻小区间的同频干扰,提高基站和移动终端间传输信号的载干比,从而提高网络总容量。然后将两种应用于全向天线蜂窝网络中的基于下行链路的小区选择模型应用在了该模型上,并通过仿真给出了性能分析结果。 相似文献
9.
1