共查询到16条相似文献,搜索用时 62 毫秒
1.
本文主要介绍了一种应用数字锁相环技术实现模拟锁相环准确频率预置的频率捕获方法,并在此基础上给出了一种新颖的频率合成器捷变频方案。 相似文献
2.
3.
提出了一种新颖的直接频率合成器方案,实现了优于3 μs的捷变频指标。采用直接数字频率合成器(DDS
)实现细步进跳频,通过切换混频本振、分段开关滤波、直接倍频方式
拓展输出带宽。分析了关键指标和技术难点,给出了解决措施。该频率合成器实测结果满足指标要求,具
有工程应用价值。 相似文献
4.
介绍一种机载合成孔径雷达(SAR)频率合成器的试验研究。该合成器采用了数字锁相环与模拟环相结合的方法,以及谐波混频和减振技术,实现了频率合成器的低功率、轻重量、小体积和低相位噪声等技术指标。 相似文献
5.
6.
本文介绍了一种YIG(Yttrium Iron Garnet)振荡器的X波段频率合成器的设计方案,实验结果表明,该合成器性能稳定可靠。 相似文献
7.
介绍了3.5GHz宽带无线固定接入系统射频接收机中800MHz频率合成器的设计,讨论了环路滤波器以及压控振荡器等环路部件对频率合成器输出信号相位噪声性能的影响,提出了低相位噪声频率合成器的设计方法。最后结合实际系统分析了本振信号相位噪声对基带接收机16QAM解调误码性能的影响,并给出计算机仿真的结果。 相似文献
8.
9.
本文报导我们研制的一种单片微机控制的锁相环频率合成器。它以大规模集成芯片MC145146为中心,配以参考振荡器、环路滤波器、直流放大器、压控振荡器、双模前置分频器以及单片机频率控制系统。 相似文献
10.
11.
介绍了一种Ku频段低相噪捷变频频率综合器设计方法。对接收本振源和发射激励源采用一体化设计,由于采用DDS PLL的方式,使此频率综合器在Ku频段上相噪优于-90dBc/Hz@1kHz,跳频时间小于10μs,激励源在Ku频段输出线性调频信号。 相似文献
12.
本文主要介绍利用谐波混频技术设计的X波段频率合成器。该频率合成器具有跳频速度快、输出频带宽、相噪低、体积小、重量轻等特点 ,同时没有倍频环节 ,降低了系统的设计难度 ,便于实现。 相似文献
13.
针对目前的锁相式频率合成器分辨能力不高和频率转换时间较长的问题,采用DDS/
PLL组合式频率合成器,信号频率的转换时间最短可达到80 ns;在输出前端采用增益可控
放大电路,有效解决了信号输出强度随着频率升高而不断衰减的问题,使输出信号幅度稳定
在1~1.05 V之间。详细论述了系统的总体结构、软硬件结构,并给出了实验测试结果
。 相似文献
14.
本文结合国家责任法中反措施的相称性原则归纳了WTO中仲裁裁决中所反映的反措施实践。在WTO法律中,《补贴与反补贴措施协定》(SCM)第4.10、第4.11条中的反措施、《关于争端解决规则与程序的谅解》(DSU)第22.4条的中止减让措施在WTO司法实践中和学理上被视为国家责任法中的反措施。SCM第4.10、第4.11条对反措施规定了"适当"这样的限制;DSU第22.4条对中止减让措施规定了"等同"限制。此二种限制就是反措施的相称性要求。在SCM中,"适当性"要求是定性的描述,以目的论作为标准,如果中止减让能够使被诉一方撤回补贴或消除不利影响,则就是适当的。在DSU中,"等同性"必须以"抵消或受损"的水平来衡量,是量化标准。对二者进行比较,"适当性"标准不是严格的相称性,只要不是"不成比例"就可接受。这两种相称性最终都是通过数量来表现的。 相似文献
15.
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。 相似文献
16.
首先介绍了跳频扩频通信的定义、原理以及突出优点,其次阐述了跳频系统重要性能指标的改进以及常用伪随机序列跳频码RS序列的编码方法,接下来对系统的核心部件频率合成器进行了研究.最后基于锁相环频率合成法设计系统模块图,对其中所用CD4046、CC14526、CC4013等重要芯片进行了详细分析,将焊接好的电路板通过仿真实验并给出了结果. 相似文献