共查询到18条相似文献,搜索用时 140 毫秒
1.
介绍了3.5GHz宽带无线固定接入系统射频接收机中800MHz频率合成器的设计,讨论了环路滤波器以及压控振荡器等环路部件对频率合成器输出信号相位噪声性能的影响,提出了低相位噪声频率合成器的设计方法。最后结合实际系统分析了本振信号相位噪声对基带接收机16QAM解调误码性能的影响,并给出计算机仿真的结果。 相似文献
2.
小数分频频率合成器输出频率分辨率高,换频速度快。但合成信号频谱中存在着固有而严重的相位杂散,即小数杂散。本文分析了小数杂散产生的机理,推导了小数杂散的数学表达式,并首次给出了三位小数时实测的小数杂散大小。文中还给出了一种高频谱纯度的小数分频频率合成器系统框图及性能指标。数据表明,本文所用的相位补偿法在合成器整个输出范围内,对小数杂散有45dB以上的抑制。 相似文献
3.
4.
对取样锁相频率合成器的工作原理、技术特点等进行了描述,着重分析了其低相噪、低杂散特性,讨论了环路滤波器与环路扩捕的设计对环路稳定性的贡献,最后给出了X频段取样锁相频率合成器的电技指标. 相似文献
5.
介绍一种机载合成孔径雷达(SAR)频率合成器的试验研究。该合成器采用了数字锁相环与模拟环相结合的方法,以及谐波混频和减振技术,实现了频率合成器的低功率、轻重量、小体积和低相位噪声等技术指标。 相似文献
6.
7.
针对目前的锁相式频率合成器分辨能力不高和频率转换时间较长的问题,采用DDS/
PLL组合式频率合成器,信号频率的转换时间最短可达到80 ns;在输出前端采用增益可控
放大电路,有效解决了信号输出强度随着频率升高而不断衰减的问题,使输出信号幅度稳定
在1~1.05 V之间。详细论述了系统的总体结构、软硬件结构,并给出了实验测试结果
。 相似文献
8.
根据数模混合集成电路系统级和行为级快速验证的需求,设计了一种卫星导航系统射频接收机前端的频率合成器。传统行为级模型一般是基于理想环路进行参数提取,误差较大。为此,首先,分别利用MATLAB和Verilog-AMS对频率合成器建立理想行为级模型与非理想行为级模型,并根据行为级模型提取与优化的环路参数,采用SMIC 180 nm CMOS工艺设计仿真电路级频率合成器;其次,建立MATLAB噪声模型,对电路级各个模块的噪声进行拟合,评估频率合成器系统的整体噪声性能。所提出的频率合成器设计方法对电路级设计具有前瞻性的指导,并有助于电路级的设计优化。 相似文献
9.
10.
本文提出一种小数分频自适应锁相频率合成方案,以提高鉴相频率和自适应改善环路自然角频率ω_n两方面去提高频率转换速度.并针对小数分频中模拟相位内插补偿时D/A变换的问题,采用数码-脉宽-电荷变换法进行电荷补偿.最后分析了环路的性能,证明该系统是能胜任跳频频率合成任务的. 相似文献
11.
针对深空测控系统高精度测量对于信道附加相噪的要求,采用直接数字频率合成(DDS)正交调制方法设计频率综合器。通过巧妙的试验和外推方法,择优选取电压型鉴相器,在锁相环相噪模型的基础上,全面分析各部分相噪的贡献,综合设计环路带宽,有效控制附加相噪,实现低相噪频综器最理想的目标,即环路带内的相噪完全由参考决定,带外的相噪由压控振荡器(VCO)决定,并采用两源互比的方法完成1 Hz极低相位噪声的测试,测试结果为-73 dBc/Hz,与设计结果完全一致。该方法对于测控站极低相噪的设计具有一定参考价值。 相似文献
12.
13.
14.
15.
研制了一种200 MHz高频晶体振荡器,概述了产品的组成及工作原理,给出了该高
频晶体振荡器的详细设计方法。仿真与实测结果表明,该晶体振荡器不仅具有优良的相位噪
声,同时也达到了预期的抗振设计要求。 相似文献
16.
介绍了一种用LC集成VCO来替换晶体压控振荡器实现调频的锁相环电路并给出了关键技术:双电调端分别实现调频和锁相;环路滤波器的设计及实验结果。该电路不仅具有低的相噪、高稳定的载波,还具有理想的音频调制频响、优良的抗震动性能和温度性能。理论分析和实践表明,该电路较之改进前的电路更能满足航空电子设备恶劣的环境要求并具有生产性。 相似文献
17.
18.
介绍一种适合X频段并联反馈型介质谐振振荡器的设计方法及其相关理论,采用计算机仿真技术分析影响振荡器相位噪声的一些因素,并设计了一个X频段的并联反馈型介质谐振振荡器,验证了采用减小介质谐振器耦合的方法来改善输出相位噪声的可行性。 相似文献