共查询到16条相似文献,搜索用时 62 毫秒
1.
本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规律、短点数FFT阵列处理结构以及补码实现CORDIC算法的流水线结构等。利用FPGA实现的各功能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20MHz时,利用此结构实现的FFT处理器计算1024点FFT的运算时间约为52μs。 相似文献
2.
介绍了一种基于FPGA的1024点32位浮点FFT处理器的设计。采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能。详细讨论了32位浮点加法器/减法器、乘法器的分级流水技术,提高了系统性能。浮点算法的采用使得系统具有较高的处理精度。 相似文献
3.
为了提高快速傅里叶变换(FFT)处理数据的实时性,本文利用现场可编程阵列(FPGA)逻辑资源丰富、运算速度快的特点以及FFT算法的分级特性,实现了高速、高阶FFT的流水线工作方式设计。通过本文介绍的设计方法,在Xilinx公司Virtex-II系列FPGA上实现了工作频率50MHz以上、数据流水输入、输出的1 024点按时间抽取FFT。 相似文献
4.
本文论述了FPGA在DSP应用上的优缺点,比较了FPGA芯片和DSP芯片之间的差别,介绍了解决隔阂的方案-XtremeDSP轮件包和平台级的Virtex Ⅱ芯片,最后,对Xtreme和Vitrex Ⅱ芯片的特点进行了详细说明。 相似文献
5.
本文以FFT、FIR滤波器、自适应信号处理和可再配置计算为例,讨论了现场可编程门陈阵(FPGA)器件的DSP典型应用。在具体应用过程中会存在的一些实际问题,如有效字长影响、并行与串行结构的选择和FPGA内部结构对设计的影响等,本文也对此进行了分析。 相似文献
6.
本文提出了一种基于FPGA的数字交换机的实现方案。方案中利用FPGA对PCM信号进行处理,在FPGA内实现了话路交换、控制接口、时钟信号与信号音产生等主要功能,大大简化了硬件电路,并且较之传统方案具有明显优越的可扩展性。 相似文献
7.
数字信号处理的一个核心内容就是快速傅里叶变换,该文采用由简入深的方式、层层推导的方式,从离散傅里叶变换推导出快速傅里叶变换的原理。经过教学实践证明,效果较为理想。 相似文献
8.
9.
本文主要讲述了在工作站上实现FPGA设计的2种方法,并介绍了电子系统设计的一种新途径-VHDL语言设计。 相似文献
10.
本文证明用数论变换(NTT)能非常有效地计算离散傅里叶变换(DFT)值,而乘法次数可进一步减少。这是因为考虑数论变换和离散傅里叶变换的某些简单特性,把一个长度为P的离散傅里叶变换实乘总数减少到(P-1)。这样,每点所需实乘法次数还不到一次。适当选择变换长度和数论变换,每点 相似文献
11.
介绍了一种基于FPGA的FFT算法的实现——以Altera公司的FLEX10K系列产品为硬件平台,用VHDL语言和电路图完成系统设计描述,用MAX plusⅡ软件进行编译、综合和下载,实现了6点实序列DFT算法,并给出了仿真测试的结果。在FPGA芯片上运行的FFT算法具有速度快且抗干扰能力强的硬件实现的优点,用VHDL语言实现的基于IP核FFT算法具有很好的可移植性,可以重复使用,大大提高了设计效率。 相似文献
12.
13.
介绍一种用FPGA实现的中频数字化接收机数字下变频器,重点介绍了数字下变频器原理、能够降低运算工作量的多相滤波处理结构和分布式算法,给出了设计应用的实例。 相似文献
14.
本文介绍了直接数字频率合成(DDS)芯片AD9852与可编程门阵列(FPGA)相结合采用数字方法实现中频线性相位调制(PM)及试验结果。 相似文献
15.