首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 171 毫秒
1.
提出了Turbo乘积码的并行迭代译码原理,对比分析了一种新的并行迭代译码器和传统的串行译码器,给出了以扩展汉明码(32,26,4)、(64,57,4)为子码的二维Turbo乘积码(32,26,4)。、(64,57,4)。在通过两种不同的译码器时的仿真结果。仿真结果表明,采取并行迭代译码器,在保持同样的译码性能的同时降低了译码延时。  相似文献   

2.
介绍了数字电视广播中广泛采用的RS(204,188)译码器原理和FPGA实现方案,采用并行的三级流水线结构以提高速度,并根据Berlekamp-Massey(BM)算法对译码器进行了优化设计,减少了硬件消耗.译码器的最大时钟频率可以达到75MHz.译码器的性能仿真和FPGA实现验证了该方案的可行性.  相似文献   

3.
提出了一种高速Viterbi译码器的FPGA实现方案。该译码器采用全并行结构的加比选模块和寄存器交换法以提高速度,并且利用大数判决准则和对译码器各个部分的优化设计,减少了硬件消耗。译码器的最高输出数据速率可以达到90Mbps。译码器的性能仿真和FDGA实现验证了该方案的可行性。  相似文献   

4.
RS码由于具有优良的纠错能力而得到广泛应用。在军事通信中常以RS(31, 15)作为首选码。本文用一片现场可编程门阵列 (FPGA)芯片实现了高速RS(31, 15)编译码器。该编译码器具有体积小、性能稳定、工作速度高等优点。  相似文献   

5.
本文采用QUALCOM公司的Q1650多码率VITERBI译码器,设计了前向纠错编/译码器,对提高误码的纠错能力有一定参考价值。  相似文献   

6.
基于有限域上多项式乘法理论,采用高层次设计方法,采用CPLD实现了GF(2^8)上8位快速乘法器,利用XILINX公司的Foundation Series3.1i集成设计环境完成了快速乘法器的VHDL源代码输入、功能仿真、布局与布线、时序仿真,并用XC9572PC84可编程逻辑芯片验证了该电路设计。该乘法器可以应用于RS(255,223)码编/译码器。  相似文献   

7.
针对某数传系统的抗干扰编码进行了分析和研究,介绍了易于采用超大规模集成电路(VLSI)技术进行软硬件实现的编译码方法,并提出了可将保密性和抗干扰能力有机结合的改进措施,在各种数据链中具有普遍指导意义。最后给出了编译码器的FPGA实现方案及仿真结果,可适应更高速率的宽带无线接入网的使用要求。  相似文献   

8.
针对采用传统边缘存储器结构的概率低密度奇偶校验(Low Density Parity Check,LDPC)译码器中仍存在锁存问题的现象,借鉴全并行Turbo译码器中的多路更新策略,提出了一种增强的变量节点和校验节点双路更新边缘存储器结构。利用双路更新结构引入的增强随机选择特性,可以显著降低概率迭代译码过程中的锁存现象。仿真分析表明,相比于单路更新结构,采用双路更新边缘存储器结构的概率LDPC译码器能够在误比特率接近10-4量级处获得0.4 dB左右的译码性能增益,同时也能够显著降低迭代译码周期数量,提升译码速率。  相似文献   

9.
TMS320AV110单片声音译码器日本推出的TMS320AV110是以ISO-MPEG(1、2层)为基准的单片声音译码器。AV110采用的32位DSP软件算法,实现了布线逻辑化,同时,易于与录象机同步,且能纠错。其应用可例举如下:数字电缆TV、数字...  相似文献   

10.
针对TDMA宽带无线接入系统零星误码的问题,设计了7/8自正交卷积码高效结构的编码器和反馈结构的译码器,7/8自正交卷积码的应用使得宽带无线接入系统的误码性能得到较大改善。针对解调器相位模糊和译码器失步的问题,提出了统一的解决方案,应用该方案可获得3dB的功率增益,而且可快速地获得译码器和编码器之间的同步。  相似文献   

11.
针对解码器在解码前不需要初始化,攻击者容易重构出解码器结构这一缺陷,提出 了一种新的编解码方法。改进后的解码器只有当编、解码器的初始状态相同时,解码器 才能正确地恢复出原始信息序列。仿真结果表明,改进后的混沌编解码器结构比原结构具有 更好的保密性能。  相似文献   

12.
美国相关公司在美国对中国维生素C生产企业提起“价格串通”的美国反托拉斯(反垄断)诉讼。这是中国企业第一次面临美国的反托拉斯诉讼的域外管辖。本文分析的案例报告主要涉及中国企业试图从程序方面即根据“国家强迫行为”理论来申请中止证据调查程序。本文在对该案归纳的基础上,还就本案可能涉及的其他问题,如对美国反托拉斯法的域外适用的抗辩理由;美国反托拉斯法上价格串通构成的要素进行了评析。此外,本案还提醒我国行业协会和企业在应对美国反倾销指控的同时,需防止被指控价格串通而触犯后果更为严厉的美国反托拉斯法。  相似文献   

13.
Viterbi译码算法用FPGA实现时,其硬件资源消耗与译码速度始终是相互制约的两个方面,通过合理安排ACS单元和路径度量存储单元可有效缓解这两方面的矛盾。本文以(2,1,6)卷积码为例,基于基4算法提出的动态路径度量存储管理方法能在不影响译码速度的前提下有效降低译码器的硬件复杂度。  相似文献   

14.
连续相位调制与低密度奇偶校验(LDPC)码编译码技术在提高频谱利用率的同时能够有效降低发射功率,然而这会增加通信系统的复杂度。为此,提出了一种低复杂度的联合迭代译码算法解决此问题。该算法以符号/比特的可靠度作为内外译码器之间的迭代信息。仿真结果表明,新的联合迭代译码算法的性能与概率域下的算法几乎没有差异,在总迭代次数相同的情况下,采用低复杂度联合迭代的性能相比于未采用联合迭代的性能有约0.75 dB的增益。  相似文献   

15.
柏鹏 《国际商务研究》2005,45(5):107-109
提出了一种码率、约束长度可变V iterbi译码方案。译码器支持码率为1/2和1/3、约束长度3~7的卷积码,在FPGA上的综合及仿真结果表明其译码速率可达20 Mbps,与固定约束长度为7的译码方案相比,多占用的芯片资源不到8%。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号