首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 625 毫秒
1.
DDS与PLL的组合方式通常有两种,PLL内插DDS和DDS激励PLL的组合方式。本文充分利用了这两种方式的优点,实现了一种能完全覆盖C频段的宽带低相位噪声频率合成源设计。首先在理论分析的基础上给出了设计方案,然后对其可行性进行了论证,最后用实验结果证明了该方案的正确性。  相似文献   

2.
介绍了一种基于直接数字频率合成(DDS)技术、采用数字正交上变频器AD9857实现的任意波形合成器,该波形合成器可以在6~60MHz范围内合成任意波形。仿真和实验结果证明了该合成器的可行性和实用性。  相似文献   

3.
一种基于正交调制技术的宽带频率源设计(刘类骥,林巧莉) 针对传统DDS内插PLL频率合成方法的某些不足之处,提出了一种新的基于正交调制技术的频率合成方法,该方法容易实现频率源的宽带小步进输出,且电路形式简单。最后给出了一个该方法的应用实例设计,为宽带小步进频率源的设计提供了较好的思路。  相似文献   

4.
CDMA2000基站以GPS/GLONASS标准秒信号作为整个系统的时钟同步基准,采用一种PLL(锁相环)+DDS(直接数字频率合成器)+PLL的结构实现。引入了时钟同步系统的总体方案。着重介绍了由AD9851和LMX2306构成的后级DDS+PLL的电路设计和参数设置。根据实验结果对该方案的稳定性和适用性进行了分析。  相似文献   

5.
介绍了一种Ku频段低相噪捷变频频率综合器设计方法。对接收本振源和发射激励源采用一体化设计,由于采用DDS PLL的方式,使此频率综合器在Ku频段上相噪优于-90dBc/Hz@1kHz,跳频时间小于10μs,激励源在Ku频段输出线性调频信号。  相似文献   

6.
针对应用于复杂空间环境的宽带接收机的需求,提出了一种新颖的频率源设计方案 。采用锁相环(PLL)和倍频电路实现宽带频综,采用直接数字频率合成器(DDS)实现窄带 细步进频综。给出了频率源的详细设计思路、实现方法及可靠性设计的相关内容,实测 结果表明所设计的频率源各项指标均满足要求。  相似文献   

7.
针对传统DDS内插PLL频率合成方法的某些不足,提出了一种新的基于正交调制技术的频率合成方法,该方法容易实现频率源的宽带小步进输出,且电路形式简单。最后给出了一个该方法的应用实例设计,为宽带小步进频率源的设计提供了较好的思路。  相似文献   

8.
文章介绍了智能天线射频前端的工作原理,并对射频前端的第一本振使用直接数字频率合成器(DDS)结合锁相环(PLL)的设计方案进行了讨论,分析了频率合成器的相噪特点和对寄生杂散电平的抑制措施,对智能天线射频部分的性能提高有一定参考意义。  相似文献   

9.
介绍了一种利用DDS、PLL和正交调制技术实现超宽带、细步进、低杂散频率源的设计方法.与传统混频锁相相比,采用正交调制技术具有方案简洁、电路简单、输出频带宽、体积小等优点.给出了一种基于AD8349型正交调制器的超宽带频率源设计实例,该设计已在工程中得到应用,其测试结果满足工程要求.  相似文献   

10.
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位噪声低、转换时间快等优良性能。对丰富的杂散进行抑制后,DDS信号在实际应用中可达到理想的效果。  相似文献   

11.
本文介绍了一种高性能DDS芯片-AD9852应用的研究结果。该合成器的DDS芯片选用AD公司最新推出的AD9852,其宽带杂散优于60dBc,频率捷变时间小于200ns。本文在讨论AD9852级成与功能的基础上,对其在频率混合、波形合成和跳频通信系统中的应用进行了研究。  相似文献   

12.
系统地介绍了一种低杂散、低相位噪声、快速捷变频频率合成器的实现途径,用TMS320VC5409控制AD9858得到宽带、低相噪、高SFDR(无杂散动态范围)的输出信号.文中详细阐述了高性能DDS芯片AD9858的主要性能及其应用方法,着重说明了AD9858时钟电路的设计、调试方法,并给出了用PN9000相位噪声仪测试的结果.该数字频率合成器通过编程可方便地实现单点频、线性调频和调相功能, 经过实际应用达到了比较满意的效果.  相似文献   

13.
介绍了AD9858在超短波无线电通信领域中的一种应用.基于AD9858设计一种频率合成器,该频率合成器采用"DDS 倍频"的方案,具有相噪低、跳速快等优点,可用于超短波无线电通信系统.  相似文献   

14.
针对深空测控系统高精度测量对于信道附加相噪的要求,采用直接数字频率合成(DDS)正交调制方法设计频率综合器。通过巧妙的试验和外推方法,择优选取电压型鉴相器,在锁相环相噪模型的基础上,全面分析各部分相噪的贡献,综合设计环路带宽,有效控制附加相噪,实现低相噪频综器最理想的目标,即环路带内的相噪完全由参考决定,带外的相噪由压控振荡器(VCO)决定,并采用两源互比的方法完成1 Hz极低相位噪声的测试,测试结果为-73 dBc/Hz,与设计结果完全一致。该方法对于测控站极低相噪的设计具有一定参考价值。  相似文献   

15.
针对单通道天地一体化超视距雷达不能多站组网的问题,设计了一种新型的激励源系统。系统利用现场可编程门阵列(FPGA)和通用串行总线(USB)实现多路发射通道控制,并通过直接数字式频率合成器(DDS)产生初始相位周期变化的线性调频波。理论分析表明,回波信号经过两次频谱变换能产生特定的多普勒频移,从而在多普勒频谱上被展开,实现信号多发一收。实验结果验证了激励源设计的可行性,可用于多站同步观测。  相似文献   

16.
当前大多数DDS实现方案要满足工程要求,成本和复杂度都很高。为此,提出一种基于 相位合成利用低端FPGA实现DDS的优化设计方案,介绍了其硬件和软件实现。 实测结果表明,所设计的DDS功耗低,输出信号频率稳定度高,频率转换速度快,输出频 点灵活,任意设置信号波形效果好,能普遍应用于通信调制、仪表检测、信号发生中。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号