共查询到20条相似文献,搜索用时 15 毫秒
1.
设计了一种L频段频率合成器,该频率合成器采用大规模锁相集成芯片PE3236构成锁相环电路,外加电压预置电路对VCO控制电压进行快速预置,大大缩短了频率捷变时间,并运用相噪最优理论设计环路参数,实现了低杂散、低相噪、快速频率捷变的性能要求.另外,电路设计可靠性高,具有较大的实用性. 相似文献
2.
本文主要介绍了一种应用数字锁相环技术实现模拟锁相环准确频率预置的频率捕获方法,并在此基础上给出了一种新颖的频率合成器捷变频方案。 相似文献
3.
4.
5.
本文提出一种新的快速跳频频率合成器方案。它通过采用脉冲内插变频鉴相和取样—保持—直接电压预置两种方法,使得电路具有换频速度快、输出信号频谱纯、以及易达到高的频率分辨率等优点,且实现容易。文中给出了实现框图和部分关键电路,并对其工作原理作了详细的说明。最后,对环路性能进行了分析。 相似文献
6.
7.
8.
本文提出一种小数分频自适应锁相频率合成方案,以提高鉴相频率和自适应改善环路自然角频率ω_n两方面去提高频率转换速度.并针对小数分频中模拟相位内插补偿时D/A变换的问题,采用数码-脉宽-电荷变换法进行电荷补偿.最后分析了环路的性能,证明该系统是能胜任跳频频率合成任务的. 相似文献
9.
10.
11.
12.
根据数模混合集成电路系统级和行为级快速验证的需求,设计了一种卫星导航系统射频接收机前端的频率合成器。传统行为级模型一般是基于理想环路进行参数提取,误差较大。为此,首先,分别利用MATLAB和Verilog-AMS对频率合成器建立理想行为级模型与非理想行为级模型,并根据行为级模型提取与优化的环路参数,采用SMIC 180 nm CMOS工艺设计仿真电路级频率合成器;其次,建立MATLAB噪声模型,对电路级各个模块的噪声进行拟合,评估频率合成器系统的整体噪声性能。所提出的频率合成器设计方法对电路级设计具有前瞻性的指导,并有助于电路级的设计优化。 相似文献
13.
14.
为适应多频道通信的需要,在采用的频率综合技术中,锁相多环式频率综合可同时满足信号频谱纯、频道多且间隔小、换频速度快等要求。本文利用典型的带电流源鉴频鉴相器的锁相环,推导了其环路数学模型,并对其稳定性进行了讨论。最后,结合大规模集成销相环,给出一个三环式多频道频率综合器的原理框图及主要性能指标,并讨论了低噪声压控振荡器等具体电路的设计。 相似文献
15.
16.
针对传统DDS内插PLL频率合成方法的某些不足,提出了一种新的基于正交调制技术的频率合成方法,该方法容易实现频率源的宽带小步进输出,且电路形式简单。最后给出了一个该方法的应用实例设计,为宽带小步进频率源的设计提供了较好的思路。 相似文献
17.
18.
本文介绍一种小体积低相噪的S波段锁相频率综合器。文中着重对环路进行了具体分析和设计,并给出了实验结果。 相似文献
19.
为解决压缩感知理论在直扩测控通信应用过程中面临的压缩域信号载波同步问题,针对重构算法复杂度偏高、计算资源消耗过大与系统实时性要求之间的矛盾,提出了一种改进的压缩域Costas环技术,该环路不再需要进行信号重构,可以直接从压缩域信号中提取频率和相位信息。首先通过压缩域信号估计理论分析,给出了压缩域直扩测控通信信号处理框架,并提出了改进的压缩域Costas环路;然后对环路模型及其跟踪精度进行了理论分析;最后通过计算机仿真验证了该环路技术有效性。理论分析和仿真实验表明环路能够在压缩域中实现高动态信号的高精度载波跟踪和解调处理。压缩域Costas环技术可应用在基于压缩感知的宽带扩频测控通信系统、认知无线电等相关领域,具有一定工程应用价值。 相似文献