首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 187 毫秒
1.
详细讨论了含混频器的频率合成器中混频器杂散对频率合成器输出频谱的影响,并导出了频率合成器输出频谱中由混频器杂散引起的杂散分量S1(Ω1)的计算公式,从而为含混频器的频率合成器抑制混频器引起的频谱杂散分量提供了理论依据和技术途径。  相似文献   

2.
针对应用于复杂空间环境的宽带接收机的需求,提出了一种新颖的频率源设计方案 。采用锁相环(PLL)和倍频电路实现宽带频综,采用直接数字频率合成器(DDS)实现窄带 细步进频综。给出了频率源的详细设计思路、实现方法及可靠性设计的相关内容,实测 结果表明所设计的频率源各项指标均满足要求。  相似文献   

3.
在跳频通信系统中需要频谱纯度高、噪声电平低和具有快速跳频能力的频率合成器。常规的频率合成器有直接合成和间接合成两种,前者虽具有快速跳频能力,但设备复杂、体积较大;而后者跳频速率又太慢。本文提出一种声表面波(SAW)技术实现的频率合成器,它不仅具有快速程控跳频能力,而且体积小、重量轻、耗电省,很适合应用于跳频通信系统。  相似文献   

4.
利用ADS对传统方法和预置电流方法设计的频率合成器进行建模仿真,分析了后者 跳频稳定性差的问题,对预置电流电路增加可控开关,有效减小了泄漏电流对跳频稳定性的 影响;对预置电流的大小进行分析、ADS优化,优化后的设计跳频速度提高约9 μs。  相似文献   

5.
针对高灵敏度接收机对频率合成器的高技术指标要求,构建了一种融合了直接模拟、直接数字以及间接数字的频率合成技术方案,根据该方案,成功实现了频率合成器的工程研制。通过测试,频率合成器相位噪声达-112 dBc/Hz@5 kHz,杂散抑制优于-75 dBc,频率分辨率小于1 kHz,10 MHz跳频时间约为13 μs,满足了高灵敏度接收机对频率合成器的高技术指标要求,为高纯度频率合成器的实现提供了一条新途径。  相似文献   

6.
提出了一种新颖的直接频率合成器方案,实现了优于3 μs的捷变频指标。采用直接数字频率合成器(DDS )实现细步进跳频,通过切换混频本振、分段开关滤波、直接倍频方式 拓展输出带宽。分析了关键指标和技术难点,给出了解决措施。该频率合成器实测结果满足指标要求,具 有工程应用价值。  相似文献   

7.
首先介绍了跳频扩频通信的定义、原理以及突出优点,其次阐述了跳频系统重要性能指标的改进以及常用伪随机序列跳频码RS序列的编码方法,接下来对系统的核心部件频率合成器进行了研究.最后基于锁相环频率合成法设计系统模块图,对其中所用CD4046、CC14526、CC4013等重要芯片进行了详细分析,将焊接好的电路板通过仿真实验并给出了结果.  相似文献   

8.
为了满足航天测控信道的要求,提出了一种高性能L频段频率合成器设计的改进方案,采用PLL+DDS+PLL结构实现了小步进、低杂散、低相噪的信号输出。分析了方案的可行性,设计了样品,并进行了测试,结果显示其相位噪声优于-100 dBc/Hz@10 kHz,杂散优于-75 dBc,但附加的杂散信号导致了系统同频干扰。通过分析找出引起同频干扰的机理,并提出了相应的改进措施。所提方案对测控通信、电子对抗等领域中频率合成器的研发具有一定的参考价值。  相似文献   

9.
对直接频率合成的主要技术指标进行了详细分析,给出了一种直接频率合成模块化的设计方法。采用程控分频器、频谱搬移、声表滤波组件来产生P频标,用于L、S、C、X等多种频段雷达的频率合成器。该电路简捷,具有相噪低、杂散小、捷变频等特点。实验结果表明,在C频段,偏离载波1 kHz时,其相位噪声优于-120 dBc/Hz,杂散抑制优于65 dBc,变频时间小于1μs。该合成器在阵列多波束雷达、机载相控阵雷达中得到了广泛应用。  相似文献   

10.
本文提出一种新的频率合成器,它通过引入一种新的脉冲频率鉴频器和采用小数分频技术,使得其具有换频速度快,并不需要附加小数分频补偿电路等优点.文章给出了这种合成器的原理框图,分析了它的性能,并列出部分实验结果.  相似文献   

11.
本文提出一种小数分频自适应锁相频率合成方案,以提高鉴相频率和自适应改善环路自然角频率ω_n两方面去提高频率转换速度.并针对小数分频中模拟相位内插补偿时D/A变换的问题,采用数码-脉宽-电荷变换法进行电荷补偿.最后分析了环路的性能,证明该系统是能胜任跳频频率合成任务的.  相似文献   

12.
本文提出一种新的快速跳频频率合成器方案。它通过采用脉冲内插变频鉴相和取样—保持—直接电压预置两种方法,使得电路具有换频速度快、输出信号频谱纯、以及易达到高的频率分辨率等优点,且实现容易。文中给出了实现框图和部分关键电路,并对其工作原理作了详细的说明。最后,对环路性能进行了分析。  相似文献   

13.
DDS是一种数字波形合成技术,具有频率转换速度快、频率分辨率高、相位噪声低等优良性能,因此利用DDS作为可变参考源是比较理想的。本文采用DDS作为参考源驱动PLL频率合成器,实现了一个用于S波段遥测接收机的DDS/PLL频率合成器,同时对DDS/PLL频率合成器的输出特性进行了理论分析,并给出了实验结果。  相似文献   

14.
根据数模混合集成电路系统级和行为级快速验证的需求,设计了一种卫星导航系统射频接收机前端的频率合成器。传统行为级模型一般是基于理想环路进行参数提取,误差较大。为此,首先,分别利用MATLAB和Verilog-AMS对频率合成器建立理想行为级模型与非理想行为级模型,并根据行为级模型提取与优化的环路参数,采用SMIC 180 nm CMOS工艺设计仿真电路级频率合成器;其次,建立MATLAB噪声模型,对电路级各个模块的噪声进行拟合,评估频率合成器系统的整体噪声性能。所提出的频率合成器设计方法对电路级设计具有前瞻性的指导,并有助于电路级的设计优化。  相似文献   

15.
介绍了AD9858在超短波无线电通信领域中的一种应用.基于AD9858设计一种频率合成器,该频率合成器采用"DDS 倍频"的方案,具有相噪低、跳速快等优点,可用于超短波无线电通信系统.  相似文献   

16.
本文介绍了一种高性能DDS芯片-AD9852应用的研究结果。该合成器的DDS芯片选用AD公司最新推出的AD9852,其宽带杂散优于60dBc,频率捷变时间小于200ns。本文在讨论AD9852级成与功能的基础上,对其在频率混合、波形合成和跳频通信系统中的应用进行了研究。  相似文献   

17.
本文介绍了一种YIG(Yttrium Iron Garnet)振荡器的X波段频率合成器的设计方案,实验结果表明,该合成器性能稳定可靠。  相似文献   

18.
介绍一种机载合成孔径雷达(SAR)频率合成器的试验研究。该合成器采用了数字锁相环与模拟环相结合的方法,以及谐波混频和减振技术,实现了频率合成器的低功率、轻重量、小体积和低相位噪声等技术指标。  相似文献   

19.
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号