共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
本文设计了含有各种压缩算法,各种速率的语音编码系统,尤其对低码率系统进行了研究,使低码率压缩系统之合成语音具有较高的质量。整个系统还包括了适合宽带通信采用ATM交换所要求的分层编码系统和采用SAM(静音检测)技术构成的变比特率编码系统。借助于此设计可对众多码率下的压缩算法进行综合评价。 相似文献
3.
4.
数据压缩编码与解压解码技术是目前应用的数字通信系统中的关键技术之一。本文介绍常用的数据压缩编码与解码技术及其最新研究进展,包括语音压缩编码、图像压缩编码与解码技术、多媒体数据压缩域处理技术以及差错控制编码与解码技术等。 相似文献
5.
本文通过对低速率语音压缩编码对语音识别系统的影响进行分析,从而了解在当前语音识别技术不断快速发展的大背景下,如何能够更好地提升语音压缩编码的水平。低速率语音压缩编码会对系统的语音识别产生很大的影响,本文通过对三种语音压缩编码器进行分析,既比较了三者对语音识别产生的不同影响,又对其语音识别效果进行了分析。 相似文献
6.
阐述了伴随着语音编码等技术的进步而发展的语言评价技术,以及在语音评价技术中如何确定影响语音质量的因素事件及找到主观评价与客观评价的评价尺度给予了说明。 相似文献
7.
针对全球移动通信系统 (GSM) 的安全机制不能实现端到端安全通信问题,提出了一种低复杂度基于脉冲调制的数据传输方案及优化方法。分别设计了基于脉冲位置调制及脉位结合极性调制的类语音信号,给出了基于跳时脉冲的帧同步方法。搭建了基于脉冲调制的GSM语音信道数据传输仿真平台,分析比较了不同调制阶数和不同自适应多速率编码 (AMR) 码率下系统的性能。为了提高系统可靠性,引入卷积码进一步降低了系统误码率。仿真结果表明,4阶脉冲调制最适用于语音信道,所提脉冲调制方法与传统低复杂度频移键控 (FSK) 调制方式误码率近似,但传输速率高,且提出的脉位结合极性调制进一步提高了传输速率,总提高比例达到36%。 相似文献
8.
本文以一个双声道声码器为例,来说明线性预测编码技术在处理语音信号中的应用.一个2400b/s,双声道线性预测编码的声码器,使用高速、可编程序的位片型微处理机,字长可扩充.并使用2K的RAM和1K的ROM的数据存储器.该系统设计成循环时间为208毫微秒的双总线结构.该声码器能同时处理两个声道,用微处理机和线性预测编码技术开发出该系统,并叙述使用该技术设计声码器的要领. 相似文献
9.
作为 3GPPWCDMA的语音编码 (SpeechCoding)候选方案 ,自适应多速率 (AMR)语音编码是一种多模式集成的ACELP类语音编码方案。本文根据该编码方案的标准 ,分析了其方案实现中的关键算法 :高性能码本设计、高效码本搜索算法、多级矢量量化技术、预处理算法的简化等。最后 ,设计了定点ANSI -C程序对AMR语音编码算法各部分的复杂度进行了测算 相似文献
10.
本文给出了一种以9.6Kb/s数据率实时工作的新的数字语音编码器.该系统由时域谐波定标(TDHS)及子频带编码(SBC)两种不同的语音压缩算法组成.阐述了TDHS的基本原理,简述了几种不同的音调检测方法.本文最后对用DSP硬件实时执行该系统的几种方式作了讨论. 相似文献
11.
本文提出一种新的用于LPC语音编码器的BSP激励信号,即根据语音产生的原理,以一个幅度受到二项式调制的正弦波BSP(Binomial Sine Pulse)作为LPC激励源,该二项式反映了激励信号在一个基音周期内的变化趋势。本文同时推导了BSP激励参数的求取和改进方法。实验结果表明,在此基础上构造的BSP语音编解码器具有低复杂度、低时延的优点,同时编码速率在低至2.65kb/s时,具有较高的合成语音质量。 相似文献
12.
本文从实际出发,研究了可变速率编码(VRC)技术在跳频多址(FHMA)通信系统中的应用,讨论了在系统采用使接收误码率低于某规定值(以10^-2为例)的最大码速率时,该结构相对于固定速率编码(FRC)结构的系统平均标准吞吐量增益,通过对解调器有、无PS信息(即有关被传输的符号中哪些受到多址干扰的信息)及信道有、无衰落情况下的分析,验证此技术在实际系统中的实用性。 相似文献
13.
14.
本文针对协作通信网络中的合作编码技术研究现状进行概述,介绍不同的协同通信网络环境对合作编码技术方案的影响,并讨论完善合作鳊码技术所面临的问题,以及基于自适应的合作编码技术和网络编码协作技术的未来发展方向。 相似文献
15.
16.
17.
19.
数字语音编码主要解决如何压缩输出信息的比特率,以提高线路复用率。本文在简述了有关这一领域的概况之后,着重阐述了三种语音波形编码的主要原理及其实时执行方式,即自适应差分脉码调制(ADPCM);子频带编码(SBC)及自适应变换编码(ATC)。前两种结构较简单,可用单片数字信号处理机(DSP)获得实时实现;后一种结构复杂,且进行分块处理,故实时执行时需采用数组处理机。三种方式分别将比特率压缩至32、16及9.6Kbit/s的范围内。文中对所涉及的硬件结构亦作了一定的介绍。 相似文献