排序方式: 共有202条查询结果,搜索用时 0 毫秒
1.
2.
汤剑锋 《福建商业高等专科学校学报》2009,(4):104-107
高性能脉冲发生器,作为一种通用测试设备,能够产生参数连续可调的脉冲信号.分析脉冲波形产生的基本思路和方法原理,根据计数延迟和延迟线延迟的方案结合,设计出能实现信号延迟的脉冲延迟方案和实现脉冲宽度调理的实现方案.实现多周期延迟下的脉冲输出. 相似文献
3.
传统的数字滤波器设计主要依靠理论公式推导,得出相关参数,而对利用这些参数设计的滤波器的真实效果没有感性认识,从而无法对参数进行进一步优化.针对上述情况,提出了一种使用Matlab实FIR(有限冲击响应)滤波器的设计方案,结合实例介绍了滤波器的设计流程,给出了设计步骤的一般步骤.此方法便于优化设计参数,提高设计效率和成功率. 相似文献
4.
智能天线技术是第三代移动通信中的核心技术之一,最初主要应用于雷达和军用抗干扰通信。随着软件无线电技术的发展,采用全数字处理,在基带通过对接收和发送信号的波束赋形,可以极大提高无线通信系统的容量和抗干扰能力。文中在讨论智能天线的基本原理和设计思路的基础上,提出并实现了一个适于扩频通信的智能天线接收系统。系统硬件平台的搭建以及固定波束形成的实现,为以后的软件算法的性能评估打下了基础。 相似文献
5.
6.
刘星 《中国高新技术企业评价》2010,(1):11-13
快速傅里叶变换(FFT)是离散傅里叶变换(DFT)的快速算法,而分裂基FFT算法是所有FFT算法中一种效率较高的一种算法,有着广泛的应用。在高速的系统要求下,文章选择分裂基FFT算法作为实现高速FFT处理器的基本算法。文中设计采用了并行处理、流水线技术等有效的实现方法,在Virtex-5 FPGA平台上有着很好的效果,并且满足了高速的系统要求。结果显示,系统延时只有13个周期,并且在资源利用上面有很高的效率。 相似文献
7.
针对空间链路数据传输速率的提高,设计了一种基于嵌入式PowerPC和FPGA平台的高速、可配置的实时帧处理系统。主要描述了系统的硬件电路,采用了PowerPC作为主处理器进行控制与数据处理;采用FPGA作为外部输入输出接口,并进行CCSDS帧的解析处理。FPGA映射到PowerPC中EMIF一段地址空间,通过总线进行数据交互。FPGA设计采用VHDL语言描述,主要对帧同步机制、RS译码进行设计。PowerPC设计采用Vxworks系统,满足实时性要求。实践证明系统的高速性和高可靠性。 相似文献
8.
现场可编程门阵列(FPGA)器件广泛应用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计比较复杂。提出一种采用DSP Builder实现IIR数字滤波器的设计方案,按照Matlab/Simulink/DSP Builder/QuartusⅡ的设计流程,设计了一个4阶IIR低通数字滤波器,并通过QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对设计进行了硬件实时测试。结果表明,所设计的IIR数字滤波器功能正确,性能良好。 相似文献
9.
随着CMOS电路的高速发展,集成密度的增大,低功耗的设计以及系统芯片的普及,导致电路更容易受到空间辐射的影响,尤其是单粒子效应(Single Event Upset,SEU)。本文介绍了基于SRAM的FPGA受到空间辐射环境影响产生的单粒子效应,分析了国内外针对SEU效应提出的一些器件的加固方法:工艺加固、电阻加固、电容加固、电路设计加固等。重点分析介绍了冗余技术、EDAC技术以及Scrubbing技术等电路设计加固技术,总结比较了各种技术的优缺点。 相似文献
10.
基于FPGA的LED点阵书写显示屏设计 总被引:1,自引:0,他引:1
以Cyclone系列的FPGA核心板EP1C6Q240C8作为控制器,采用由光敏三极管构成的自制光笔,触发32×32 LED点阵书写显示屏,实现"点亮、划亮、反显、整屏擦除"等书写显示功能。系统由光笔、LED点阵、主控、点阵驱动和数码显示5个模块组成,具有集成度高、稳定性好、设计灵活和设计效率高等优点。实际测试结果表明效果良好。 相似文献