首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种交错并行高速TPC译码器的设计
引用本文:熊玉平.一种交错并行高速TPC译码器的设计[J].国际商务研究,2017,57(7).
作者姓名:熊玉平
作者单位:中国船舶工业系统工程研究院,北京 100036
摘    要:Turbo乘积码(TPC)作为一种高码率编码在带限通信系统中有着广泛的应用,但是大多数TPC译码器存在结构复杂、资源消耗高、处理时延大的问题。为此,提出了一种交错并行流水线处理结构的译码器,并通过译码过程中测试序列的合理排序以及使用相关运算代替最小欧式距离计算等算法优化设计,简化了译码器的实现复杂度,现场可编程门阵列(FPGA)资源消耗相比传统设计降低了35%,提高了译码速度。在Xilinx公司的FPGA芯片XC5VSX95T上完成了译码器的硬件实现,达到80 Mbit/s的译码速度,通过增加子译码器个数还可进一步提升译码吞吐率。

关 键 词:Turbo乘积码(TPC)  交错并行结构  测试序列  相关运算

Design of a high-speed interleaved parallel TPC decoder
XIONG Yuping.Design of a high-speed interleaved parallel TPC decoder[J].International Business Research,2017,57(7).
Authors:XIONG Yuping
Abstract:
Keywords:
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号