首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的八通道高速ADC的时序设计
引用本文:徐立升,徐根倩,马正欣,宋早迪,蒋秀波,周冬冬,秦智超.基于FPGA的八通道高速ADC的时序设计[J].国际商务研究,2013,53(12).
作者姓名:徐立升  徐根倩  马正欣  宋早迪  蒋秀波  周冬冬  秦智超
作者单位:北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000;北方信息控制集团有限公司 车载信息系统研发部,南京 210000
摘    要:针对八通道采样器AD9252的高速串行数据接口的特点,提出了一种基于FPGA时序约束的高速解串方法。使用Xilinx公司的FPGA接收高速串行数据,利用FPGA内部的时钟管理模块DCM、位置约束和底层工具Planahead实现高速串并转换中数据建立时间和保持时间的要求,实现并行数据的正确输出。最后通过功能测试和时序测试,验证了设计的正确性。此方法可适用于高端和低端FPGA,提高了系统设计的灵活性,降低了系统的成本。

关 键 词:无线数据传输  多通道ADC  串行数据  并行数据  时钟管理  时序设计

Timing design of eight-channel high-speed ADC based on FPGA
XU Li-sheng,XU Gen-qian,MA Zheng-xin,SONG Zao-di,JIANG Xiu-bo,ZHOU Dong-dong and QIN Zhi-chao.Timing design of eight-channel high-speed ADC based on FPGA[J].International Business Research,2013,53(12).
Authors:XU Li-sheng  XU Gen-qian  MA Zheng-xin  SONG Zao-di  JIANG Xiu-bo  ZHOU Dong-dong and QIN Zhi-chao
Abstract:According to the characteristics of high-speed serial data in eight-channel sampler AD9252,a method which is based on time constraint of FPGA is presented.In this method,the Xilinx FPGA is used to receive the sampling serial data.In order to achieve the setup time and hold time of serial-parallel conversion,the digital clock management(DCM) module,location constraints and Planahead are used. The design is verified by functional and timing test.Because the method is suitable for high-end and low-end FPGA,the flexibility of system is improved.
Keywords:
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号