首页 | 本学科首页   官方微博 | 高级检索  
     检索      

面积优化的正交DDS软核编译器设计与实现
引用本文:于金刚,杜伟韬.面积优化的正交DDS软核编译器设计与实现[J].国际商务研究,2008,48(5):36-39.
作者姓名:于金刚  杜伟韬
作者单位:中国传媒大学广播电视数字化工程中心 北京100024
基金项目:国家高技术研究发展计划(863计划)
摘    要:为了使直接数字频率合成器(DDS)的IP设计达到资源和效率的较好平衡,提高此类IP设计的灵活性和重用性,应用泰勒插值方法对ROM进行压缩,设计并实现了一种自动生成正交DDS软核的编译器。文中推导了正交DDS内部信号关键参数设定公式,描述了IP编译器的设计流程,给出了实验结果。

关 键 词:直接数字频率合成器  泰勒插值  IP编译器  FPGA  面积优化
修稿时间:2008/2/4 0:00:00

Design of an Area Efficient Quadrature DDS IP Compiler
YU Jin-gang,DU Wei-tao.Design of an Area Efficient Quadrature DDS IP Compiler[J].International Business Research,2008,48(5):36-39.
Authors:YU Jin-gang  DU Wei-tao
Abstract:To achieve a better balance between performance and circuit area in DDS IP core,also in consideration of the flexibility and reusability of IP design,Taylor interpolation technique is adopted to compress the ROM of DDS and an IP compiler is realized.The key algorithm of the signals in hardware architecture of quadrature DDS and the principle of HDL code auto generator are described in detail and the design results are provided as well.
Keywords:DDS  Taylor interpolation  IP compiler  FPGA  area efficient
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号