首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的视频数据解析及回放技术
引用本文:许林,赵建宏,陈颖.基于FPGA的视频数据解析及回放技术[J].国际商务研究,2005,45(5):151-156.
作者姓名:许林  赵建宏  陈颖
作者单位:中国西南电子技术研究所信号与信息处理重点实验室 四川成都610036 (许林),电子科技大学 四川成都610054 (赵建宏),中国西南电子技术研究所信号与信息处理重点实验室 四川成都610036(陈颖)
摘    要:本文给出了一种远程视频会议系统节点设备的视频数据捕获及回放的FPGA实现。本地捕获数据在进行压缩之前,需要对每一帧中色度信号U、V、亮度信号Y以及同步信号进行分离。通过DSP EM IF接口与FPGA之间的通信,实现了捕获和回放的单片FPGA设计,给出了基于FPGA的视频数据解析方法,同时也给出了DSP EM IF控制器和SDRAM控制器的FPGA实现。工程实践表明,本文的设计减少了DSP中算法软件的复杂度,提高了节点设备处理的速度,且稳定可靠。

关 键 词:远程视频会议系统  视频数据解析  捕获  回放  SDRAM控制器  EMIF控制器
收稿时间:2004/11/17 0:00:00

FPGA-based Digital Video Resolution and Playback
XU Lin,ZHAO Jian-hong,CHEN Ying.FPGA-based Digital Video Resolution and Playback[J].International Business Research,2005,45(5):151-156.
Authors:XU Lin  ZHAO Jian-hong  CHEN Ying
Institution:1. Key Lab for Signal and Information Processing,Southwest China Institute of Electronic Technology, Chengdu 610036,China;2. University of Electronic Science and Technology of China, Chengdu 610054, China
Abstract:An FPGA-based implementation of digital video resolution and playback for net meeting knot-device is proposed.Before video compression, chrominance signals U,V and luminance signal Y should be separated from each other in every frame.Through communication between DSP EMIF and FPGA,this design implements video data''s capture and playback based on a single FPGA chip.This paper gives out the frame resolution method and the implementation of DSP EMIF controller and SDRAM controller.The engineering application shows that this design simplifies the complexity of DSP algorithm and improves the real-time characteristic.
Keywords:DSP
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号