首页 | 本学科首页   官方微博 | 高级检索  
     检索      

高速维特比译码器的设计
引用本文:丁锐,杨知行,潘长勇.高速维特比译码器的设计[J].国际商务研究,2004,44(4):51-54.
作者姓名:丁锐  杨知行  潘长勇
作者单位:清华大学微波与数字通信国家重点实验室,清华大学微波与数字通信国家重点实验室,清华大学微波与数字通信国家重点实验室 北京100084,北京100084,北京100084
基金项目:国家863计划基金资助项目(2002AA783020)
摘    要:本文实现了高速(2,1,7)卷积码的维特比译码器。该译码器针对加比选(ACS)模块采用并行化结构设计,并且在解码器的各个部分,在不影响译码性能的前提下,采用了一系列的简化设计,从而使译码器输出数据的速率达到160Mbps。

关 键 词:遥感卫星  信息系统  数字调制解调器  维特比译码器  算法  设计

Design of a High-Speed Viterbi Decoder
DING Rui,YANG Zhi-xing,PAN Chang-yong y,Beijing,China.Design of a High-Speed Viterbi Decoder[J].International Business Research,2004,44(4):51-54.
Authors:DING Rui  YANG Zhi-xing  PAN Chang-yong y  Beijing  China
Abstract:The implementation of a high-speed Viterbi decoder of the (2,1,7) convolutional code is described. Not only a parallel structure is used in designing the Add-Compare-Slect(ACS) unit, but also a series of simplified measures are a dopted. The maximal data output speed of this decoder is 160Mbps.
Keywords:Remote sensing satellite  Information system  Digital modem  Viterbi decoder  Algorithm  Design  
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号