首页 | 本学科首页   官方微博 | 高级检索  
     检索      

高速MIMO解调器的FPGA实现
引用本文:浦索明,罗汉文,樊迅.高速MIMO解调器的FPGA实现[J].国际商务研究,2006,46(6):90-93.
作者姓名:浦索明  罗汉文  樊迅
作者单位:上海交通大学电子工程系,上海200240
基金项目:国家自然科学基金;国家高技术研究发展计划(863计划)
摘    要:研究了高速多入多出(MIMO)解调器的实时实现,并且基于一种与信道译码器联合迭代的MIMO检测算法,提出了高效可行的FPGA实现方案。仿真分析和实验表明,硬件实现的性能与理论性能接近。完全可应用于新一代移动通信系统中完成高速MIMO解调的任务。

关 键 词:垂直-贝尔实验室分层空时码  多入多出  解调器
收稿时间:2006/2/21 0:00:00
修稿时间:2006/6/20 0:00:00

Implementation of a High Rate MIMO Demodulator with FPGAs
PU Suo-ming,LUO Han-wen,FAN Xun.Implementation of a High Rate MIMO Demodulator with FPGAs[J].International Business Research,2006,46(6):90-93.
Authors:PU Suo-ming  LUO Han-wen  FAN Xun
Institution:Department of Electronic Engineering, Shanghai Jiaotong University, Shanghai 200030, China
Abstract:The implementation of a MIMO demodulator is investigated. An effective and feasible implementation with FPGAs based on a Turbo MIMO detection algorithm is developed. Analysis and simulation shows that the BER performance of FPGA implementation is very close to that of theoretic model. This MIMO demodulator can meet high date rate requirement in next - G systems.
Keywords:B3G  FPGA
点击此处可从《国际商务研究》浏览原始摘要信息
点击此处可从《国际商务研究》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号