共查询到20条相似文献,搜索用时 125 毫秒
1.
2.
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。 相似文献
3.
4.
为了提高频综的频谱纯度,提出了一种新型多级子谐波混频锁相环的设计方法,研制了一款超低相噪频综。介绍了该频综的设计方案,分析了关键技术,仿真和论证了相位噪声和杂散抑制等主要指标,最后对该频综进行了研制和实际测试。测试结果如下:工作频率为4 500~7 600 MHz,频率步进小于1 kHz,相位噪声优于-123 dBc/Hz@25 kHz,频率切换速度小于75 μs,杂散抑制大于70 dB,均满足设计要求,设计方案比较合理可行。采用该方法设计的频综具有小步进、低相噪、换频速度快、低杂散等特点,可用于高性能电子战接收机中,具有广阔的应用前景。 相似文献
5.
详细讨论了含混频器的频率合成器中混频器杂散对频率合成器输出频谱的影响,并导出了频率合成器输出频谱中由混频器杂散引起的杂散分量S1(Ω1)的计算公式,从而为含混频器的频率合成器抑制混频器引起的频谱杂散分量提供了理论依据和技术途径。 相似文献
6.
设计了一种L频段频率合成器,该频率合成器采用大规模锁相集成芯片PE3236构成锁相环电路,外加电压预置电路对VCO控制电压进行快速预置,大大缩短了频率捷变时间,并运用相噪最优理论设计环路参数,实现了低杂散、低相噪、快速频率捷变的性能要求.另外,电路设计可靠性高,具有较大的实用性. 相似文献
7.
对取样锁相频率合成器的工作原理、技术特点等进行了描述,着重分析了其低相噪、低杂散特性,讨论了环路滤波器与环路扩捕的设计对环路稳定性的贡献,最后给出了X频段取样锁相频率合成器的电技指标. 相似文献
8.
9.
本文阐述了用数字锁相的方法完成S波段频率源,分析了锁相环的频谱特性;并对输出信号进行了测试,其相位噪声指标£(10kHz)〈-93dBc/Hz,杂散抑制〈-65dBc,输出功率大于10mW。 相似文献
10.
11.
介绍了一种利用DDS、PLL和正交调制技术实现超宽带、细步进、低杂散频率源的设计方法.与传统混频锁相相比,采用正交调制技术具有方案简洁、电路简单、输出频带宽、体积小等优点.给出了一种基于AD8349型正交调制器的超宽带频率源设计实例,该设计已在工程中得到应用,其测试结果满足工程要求. 相似文献
12.
13.
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位噪声低、转换时间快等优良性能。对丰富的杂散进行抑制后,DDS信号在实际应用中可达到理想的效果。 相似文献
14.
15.
小数分频频率合成器输出频率分辨率高,换频速度快。但合成信号频谱中存在着固有而严重的相位杂散,即小数杂散。本文分析了小数杂散产生的机理,推导了小数杂散的数学表达式,并首次给出了三位小数时实测的小数杂散大小。文中还给出了一种高频谱纯度的小数分频频率合成器系统框图及性能指标。数据表明,本文所用的相位补偿法在合成器整个输出范围内,对小数杂散有45dB以上的抑制。 相似文献
16.
当大功率信号进入接收机后,将迫使模数转换器工作在非线性区,并导致接收信号中含有大量非线性杂散。为了抑制杂散并提高接收机对小信号的侦测能力,提出了一种具有无杂散高动态范围(Spurious-free Dynamic Range,SFDR)的信号接收方法。首先通过两路不同的通道同时接收信号,然后利用信号之间的频率差异识别杂散,最后在频域上通过频点替换方案抑制杂散。仿真与实验结果表明,当输入为双30 kHz窄带大信号时,该方案能使SFDR提升15 dB。 相似文献
17.
18.
19.
文章介绍了智能天线射频前端的工作原理,并对射频前端的第一本振使用直接数字频率合成器(DDS)结合锁相环(PLL)的设计方案进行了讨论,分析了频率合成器的相噪特点和对寄生杂散电平的抑制措施,对智能天线射频部分的性能提高有一定参考意义。 相似文献
20.
由于电气化铁路、以接地为回路的输电系统等的客观存在,不可避免地会产生杂散电流,并使埋地输油管道因杂散电流而产生腐蚀.杂散电流腐蚀具有强度高、危害大,范围广、随机性强等特点,本文介绍了对直流杂散电流腐蚀的控制,提出了最大限度地减少干扰泄漏电流、符合安全距离、增加回路电阻、排流保护和其他保护等措施;并对强电线路等交流杂散电流腐蚀的防护方面提出了数种可采取的保护措施. 相似文献