首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
一种高效的DSP与FPGA的数据交换结构设计   总被引:1,自引:0,他引:1  
雷宇 《价值工程》2011,30(11):196-196
常规DSP与FPGA构架系统中,在进行数据交换时,由于DSP资源过多的被占用来进行数据处理和准备,增加软件执行时间,从而导致系统整体的执行效率下降。为了提高DSP结合FPGA构架系统的执行效率,本文设计了一种高效的DSP与FPGA数据交换结构,该结构结合FPGA并行处理的特点,FPGA内部完成对外部数据进行分类、解码、转换处理,从而提高了DSP的执行效率。  相似文献   

2.
刘佳 《乡镇企业科技》2013,(18):274-275
介绍了一种基于DSP的双通道数据采集卡的研制。该数据采集卡主要由DSP数字信号处理器、前端调理电路、A/D转换模块,数字存储模块,FPGA芯片、电源模块等组成,实现了高速数据采集和大容量的数字存储等功能。该采集卡通过实际测试,其性能良好,工作稳定,达到设计要求。  相似文献   

3.
一种新型格型IIR滤波器的研究与设计   总被引:1,自引:0,他引:1  
文章研究了格型IIR滤波器的结构特点,提出了一种新型的格型IIR滤波器结构;基于DSP Builder软件和Altera公司的FPGA芯片,设计了所提出的新型格型IIR滤波器;通过DSP Builder和Quartus II的仿真分析,新型的格型滤波器的占用逻辑资源减少了51%,器件工作的最高频率提高了95%。文章所提出的格型滤波器能降低FPGA硬件资源利用率,提高IIR滤波器的运算速度。  相似文献   

4.
雷能芳 《价值工程》2011,30(7):141-142
现场可编程门阵列(FPGA)器件广泛应用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计比较复杂。提出一种采用DSP Builder实现IIR数字滤波器的设计方案,按照Matlab/Simulink/DSP Builder/QuartusⅡ的设计流程,设计了一个4阶IIR低通数字滤波器,并通过QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对设计进行了硬件实时测试。结果表明,所设计的IIR数字滤波器功能正确,性能良好。  相似文献   

5.
基于MODIS资料,利用暗像元法反演大气气溶胶光学厚度(AOD)的关键是基于6S模式建立6S查找表,讲述了6S查找表的工作原理、各个参数的意义以及设置方法以及6S模式的适用范围,利用IDL语言的Spwan功能成功制作了可适用于中纬度地区AOD反演的查找表。  相似文献   

6.
介绍了一种基于ARM+DSP的主流数字视频监控系统的设计方法。包括系统硬件平台的结构、操作系统的移植、基于DSP的H.263视频编码器算法的实现方法,以及压缩数据的实时网络传输等关键技术。  相似文献   

7.
通过介绍在FPGA中实现全数字锁相环(DPLL)的原理和方法,提出了一种基于FPGA的锁相环模块化设计,通过分析和仿真验证,可以有效的改善锁定时间和抑制相位抖动。  相似文献   

8.
文章介绍基于PCI总线的多通道数据采集系统设计方法。本系统由高速高精度A/D转换芯片、高性能FPGA芯片、PCI总线接口芯片等组成,重点阐述系统的硬件设计及FPGA各个模块逻辑功能的实现,以此实现了以FPGA为控制核心可同时采集的多通道数据采集系统。  相似文献   

9.
文章中的设计应用了等精度测量频率的原理,利用硬件描述语言(VHDL)设计实现了等精度频率计内部功能模块,以及相位测量模块;采用TI公司的TMS320C2812 DSP进行数据运算,并利用液晶显示器对测量的频率、周期、相位进行实时显示,可读性好。设计中充分发挥FPGA(现场可编程门阵列)的高速数据采集能力和DSP的高效计算与控制能力,使两者各自发挥其优势,实现对被测信号的精确的计数和高速运算,最终得到高精度的各种测量数值。设计过程中还设计了测试所需的信号调理部分和简易移相信号源。  相似文献   

10.
本文介绍了一种LED显示屏设计方法,该设计以高集成度FPGA为控制核心,基于SOPC Builder,利用Quartus实现硬件部分及NIOSIDE开发环境使用C语言开发软件部分,最终实现LED显示屏控制系统的硬件和软件设计。  相似文献   

11.
汪桂霞 《价值工程》2014,(3):200-201
本文基于FPGA设计了一个正弦信号发生器,采用直接数字频率合成(DDS)技术,实现了信号发生器的频率、相位可以控制。并对系统进行了Modelsin功能仿真,仿真结果证实此次设计有较好的可靠性,且产生的波形最高频率可以达到1.25M,频率稳定度在1%以内。  相似文献   

12.
该系统基于DDS技术的正弦信号发生器,其主要模块有DDS部分正弦波生成、频率控制、幅度控制、D/A转换和后级处理以实现AM、FM、ASK、PSK、FSK等功能)。各模块均通过Verilog语言编程在FPGA上实现然后在后级处理采用低通滤波器和功率放大电路来提高波形质量和负载能力。最终得到所要求的正弦信号发生器,在现代通信中具有良好的使用性。  相似文献   

13.
黄小翰 《价值工程》2010,29(9):232-233
主要研究了采用FPGA和VHDL语言,运用自顶向下设计思想设计多功能数字波形发生器的问题。数字波形发生器基于FPGA设计,VHDL编程实现,集成在1片Altera公司的EPF10K10LC84-3芯片上,其输出的8位数据通过D/A转换并经滤波电路后即得所需波形。频率可从100~1000Hz等步进调节,最小步进100Hz。系统频率范围宽,频率和幅度精度高。  相似文献   

14.
黎琴  杨宇宸 《价值工程》2014,(11):220-221
本文提出一种基于FPGA的数字信道化接收机,可以实现对宽带信号的中频带通采样,并利用信道化技术,实现全带宽内任意频带信号的随机检测。为中频带宽信号的检测提供了一种可行的技术方案。  相似文献   

15.
杨震  郑思龙  王成 《价值工程》2012,31(25):297-299
本文利用FPGA与DAC5686完成了线性调频信号产生电路的设计与实现,该方法降低了系统软硬件设计的难度,缩短了开发周期,并提高了设计的可靠性,具有较高的实用价值和良好的应用前景。文章分析了线性调频信号,给出了信号产生电路硬件设计和控制电路软件设计方案,并通过功能实现验证文中方法的有效性。  相似文献   

16.
论文针对某新型防空导弹发射机构测试系统测试时间长、效率低、体积大、是专属检测设备等问题,设计了一种新型的基于FPGA的发射机构测试系统,并以信噪比检测为例,分析了系统的功能实现。该设计充分利用了FPGA的特点,测试系统体积小、可扩展性好,测试速度快、效率高。  相似文献   

17.
张开禾  张永超 《价值工程》2012,31(21):207-208
针对空间链路数据传输速率的提高,设计了一种基于嵌入式PowerPC和FPGA平台的高速、可配置的实时帧处理系统。主要描述了系统的硬件电路,采用了PowerPC作为主处理器进行控制与数据处理;采用FPGA作为外部输入输出接口,并进行CCSDS帧的解析处理。FPGA映射到PowerPC中EMIF一段地址空间,通过总线进行数据交互。FPGA设计采用VHDL语言描述,主要对帧同步机制、RS译码进行设计。PowerPC设计采用Vxworks系统,满足实时性要求。实践证明系统的高速性和高可靠性。  相似文献   

18.
崔国敏 《价值工程》2010,29(7):150-150
介绍了一种基于安全散列算法的FPGA加密方法,利用加密型EEPROM可对低成本FPGA芯片加密,可有效防止对FPGA设计的非法拷贝,保护设计者的知识产权。  相似文献   

19.
本文简要介绍了电梯控制系统的设计规则,接着介绍了基于FPGA的电梯控制器的总体设计思想,再分别从数据采集模块、信号存储模块、中央处理模块和显示模块对该系统进行了阐述。通过仿真验证该系统可行且具有较好的稳定性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号